合見工軟發佈多款新品,打造全流程EDA平臺

10月16日消息,近日,上海合見工業軟件集團有限公司(簡稱“合見工軟”)宣佈推出一系列EDA與IP產品,包括測試向量自動生成工具、全場景驗證硬件系統、虛擬原型工具套件、PCIe Gen5 IP解決方案、電子系統研發管理平臺。

其中,UniVista Tespert ATPG爲合見工軟擁有自主知識產權的商用級、高效測試向量自動生成工具,可幫助工程師在進行大規模SoC集成電路設計中實現可測性設計(DFT),以降低測試成本,提升芯片質量和良率,縮短芯片設計週期,助力集成電路測試快速籤核,應對複雜集成電路架構帶來的挑戰。

UniVista Unified Verification Hardware System(簡稱“UVHS”)爲全新商用級、高性能、全場景驗證硬件系統,可更好地解決大規模數字芯片功能驗證流程中所面對的仿真性能、設計啓動效率和複雜多任務場景的挑戰。UVHS是創新的高性能、大容量全場景驗證專用硬件加速平臺,集成了自主研發的全流程時序驅動的智能編譯軟件UVHS Compiler,可以在單一驗證EDA系統中以不同運行模式,來應對複雜多樣的SoC軟硬件驗證任務所帶來的全場景要求。目前該產品已在多家客戶的主流大芯片項目中成功完成超過60億門設計規模的實際商業化部署,並實現成功流片迭代。

合見工軟還發布了虛擬原型設計與仿真工具套件UniVista V-Builder/vSpace,包括系統級原型設計工具V-Builder和虛擬原型仿真環境vSpace。該套件平臺作爲合見工軟芯片到系統(Silicon to System)全場景驗證解決方案的重要組合之一,可以幫助用戶在芯片與整機系統設計過程中更早開始進行軟件開發、架構探索與軟件功能調試,實現軟硬件協同設計與驗證,提高開發效率,縮短產品上市時間。

此外,合見工軟推出首款自主知識產權的PCIe Gen5完整解決方案——UniVista PCIe Gen5 IP,支持多應用、多模式,擁有優秀的商用級高帶寬、高可靠、低延遲、低功耗特性,可更好地解決芯片設計中對IO帶寬的挑戰。UniVista PCIe Gen5 IP解決方案包括合見工軟自主自研的PCIe Gen5 Controller 與合作方的32G Serdes,支持多種配置,可廣泛應用在高性能計算HPC、人工智能AI、存儲Storage、PCIe Switch/Retimer等多類芯片設計中,該IP現已成功應用在客戶芯片中。

全新一代UniVista EDMPro電子系統研發管理平臺也正式發佈。與前一代電子數據管理平臺EDMPro相比,本次新一代版本在多個組件上進行了技術創新與迭代,包括新一代EDMPro RMS資源庫管理系統、新一代EDMPro ERS電子設計評審系統以及新一代EDMPro ERC電子設計自動化檢查系統。



Scroll to Top